紫气C
返回首页 | 学习强国
关键字: | 时间:2025-11-06 02:03 | 人浏览

【答案】FPGA双扣RAM使用不同的时钟读写会不会由于输入时钟大输出时钟小而是数据溢出对FPGA无论是双口ram还是fifo,我始终存在这样疑问,如果写的始终大于读的始终,那么写的数据就快于读的数据,会

问题描述:

FPGA 双扣RAM使用不同的时钟读写会不会由于输入时钟大输出时钟小而是数据溢出
对FPGA无论是双口ram还是fifo,我始终存在这样疑问,如果写的始终大于读的始终,那么写的数据就快于读的数据,会不会使数据溢出?

最佳答案:

你应该是指异步的ram或者fifo吧
如果写时钟大于读时钟,并且写使能一直为'1‘ 的话,是会溢出的,事实上当FLAG信号’FULL‘为1时,接下来的写数据就会被抛弃.
一般来说,当FLAG信号’ALMOST FULL‘为1时,我们就停止写行为了.
希望能帮到你

答案有错

上一篇:1.侦察卫星在通过地球两极上空的圆轨道上运动,它的运动轨道距地面高度为h,要使卫星在一天的时间内将地面上赤道各处在日照条件下的情况全都拍摄下来,卫星在通过赤道上空时,卫星上的摄

下一篇:美军侦察机拍摄到伊拉克首都巴格达旁的导弹发射基地,在照片中量得发射场长5cm,宽3.5cm,比例尺为1:200000,发射场是规则长方形,则发射场实际长是,实际面积为m2.

紫气C手机端XML联系我